Терабайт в секунду: Rambus смотрит в будущее
Автор: mddr, 27 ноября 2007

Завтра компания Rambus сообщит о или TBI, результатом которой должна стать терабайтная пропускная способность шины, которая будет использоваться в многоядерной архитектуре. 16 каналов динамического ОЗУ будут функционировать со скоростью 16 Гб/с и 4 байтами на такт. Суммарная пропускная способность составит 1024 Гб (1 Тб), доступных через 16 каналов, каждый из которых можно подвести к группе ядер.

Terabyte Bandwidth Initiative

Как стало известно, в Rambus еще не создали образец заявленного устройства, но, используя технологию 65нм, разработали тестовый вариант со скоростью одного канала 64 Гб/с. Полная информация о тестовом образце будет предоставлена 28 ноября на форуме разработчика Rambus в Токио.

Для получения скорости 16 Гб/с на канал компания Rambus использовала внутрипроцессорную систему синхронизации FlexLink на базе ФАПС. Входная частота 500 MГц пропускается через ФАПС для достижения частоты 32x, при 16 Гб/с или 64 Гб/с. При такой высокой тактовой частоте общее количество ошибок значительно снижается.

Rambus планирует начать применение технологии памяти TBI в продуктах большой емкости не ранее 2010 или 2011 года, хотя до сих пор неясно, как будет решаться вопрос потребления электроэнергии и вырабатывания тепла.

 — новости железа

Комментарии

Добавить комментарий